久久精品在这里_成人99免费视频_国产激情视频一区二区在线观看_国产伦精品一区二区三区免费 _亚洲午夜免费福利视频_色狠狠色狠狠综合_av在线综合网_91毛片在线观看_欧美视频一区二区在线观看_极品美女销魂一区二区三区免费_国产亚洲欧美激情_在线免费观看不卡av_日韩不卡一区二区三区_91精品国产麻豆国产自产在线_亚洲国产精品一区二区久久恐怖片_a4yy欧美一区二区三区


曙海教育集團論壇DSP專區DSP系統和硬件開發討論區 → DSP Builder系統設計


  共有9043人關注過本帖樹形打印

主題:DSP Builder系統設計

美女呀,離線,留言給我吧!
wangxinxin
  1樓 個性首頁 | 博客 | 信息 | 搜索 | 郵箱 | 主頁 | UC


加好友 發短信
等級:青蜂俠 帖子:1393 積分:14038 威望:0 精華:0 注冊:2010-11-12 11:08:23
DSP Builder系統設計  發帖心情 Post By:2010-11-13 12:15:50

DSP Builder是Altera推出的一個數字信號處理(DSP)開發工具,它在Quartus Ⅱ FPGA設計環境中集成了MathWorks的Matlab和Simulink DSP開發軟件。Altera的DSP系統體系解決方案是一項具有開創性的解決方案,它將FPGA的應用領域從多通道高性能信號處理擴展到很廣泛的基于主流DSP的應用,是Altera第一款基于C代碼的可編程邏輯設計流程。 在Altera基于C代碼的DSP設計流程中,設計者編寫在Nios Ⅱ嵌入處理器上運行的C代碼。為了優化DSP算法的實現,設計者可以使用由Matlab和Simulink工具開發的專用DSP指令。這些專用指令通過Altera的DSP Builder和SOPC Builder工具集成到可重配置的DSP設計中。對DSP設計者而言,與以往FPGA廠商所需的傳統的基于硬件描述語言(HDL)的設計相比,這種流程會更快、更容易。 除了全新的具有軟件和硬件開發優勢的設計流程之外,Altera DSP系統體系解決方案還引入了先進的Stratix和Stratix Ⅱ系列FPGA開發平臺。Stratix器件是Altera第一款提供嵌入式DSP塊的FPGA,其中包括能夠有效完成高性能DSP功能的乘法累加器(MAC)結構。Stratix Ⅱ FPGA能夠提供比Stratix器件高四倍的DSP帶寬,更適合于超高性能DSP應用。 6.1 DSP Builder安裝 6.1.1 軟件要求 使用DSP Builder創建HDL設計需要有下面的軟件支持: ? Matlab 6.1或6.5版本; ? Simulink4.1或5.0版本; ? Quartus Ⅱ 2.0以上版本; ? Synplify 7.2以上版本或LeonardoSpectrum 2002c以上版本(綜合工具); ? ModelSim5.5以上版本(仿真工具)。 6.1.2 DSP Builder軟件的安裝 在安裝DSP Builder之前,首先安裝Matlab和Simulink軟件以及Quartus Ⅱ軟件。如果要使用第三方EDA綜合和仿真工具,需要安裝綜合工具LeonardoSpectrum或Synplify以及仿真工具ModelSim。 在Windows 98/NT/2000操作系統上安裝DSP Builder,其操作步驟如下: (1) 關閉以下應用軟件:Quartus Ⅱ、MAX+PLUS Ⅱ、LeonardoSpectrum、Synplify、Matlab和Simulink以及ModelSim。 (2) 找到軟件所在目錄,雙擊DSPBuilder-v2.1.3.exe文件。 (3) 在出現的安裝向導中,根據提示操作即可完成DSP Builder的安裝。 如果在安裝DSP Builder之前還沒有安裝Matlab軟件,則在DSP Builder安裝向導的最后將彈出如圖6.1所示的對話框。 完成DSP Builder安裝之后,依據下面的操作步驟在Matlab軟件中查看DSP Builder的庫: (1) 啟動Matlab軟件。 (2) 點擊Matlab工具條上的Simulink快捷按鈕,或在Matlab命令窗口輸入Simulink命令,打開Simulink Library Browser界面,如圖6.2所示。 (3) 在Simulink Library Browser界面中打開Altera DSP Builder文件夾。 DSP Builder安裝程序在磁盤上的目錄結構如圖6.3所示。 6.1.3 授權文件的安裝 在使用DSP Builder之前,必須得到Altera的授權文件。如果沒有安裝DSP Builder的授權文件,用戶只能用DSP Builder模塊建立Simulink模型,但不能生成硬件描述語言(HDL)文件或Tcl腳本文件。 注意:在安裝DSP Builder授權之前,必須已經安裝了授權的Quartus Ⅱ軟件。 1. 授權文件安裝 得到DSP Builder授權文件后,可以直接將授權文件的內容粘貼到Quartus Ⅱ授權文件(license.dat)中,或在Quartus Ⅱ軟件中單獨指定DSP Builder授權文件。 方法一:粘貼授權內容到Quartus Ⅱ授權文件中,其操作步驟如下: (1) 關閉運行的下列應用軟件:Quartus Ⅱ、MAX+PLUS Ⅱ、LeonardoSpectrum、Synplify、Matlab和Simulink以及ModelSim。 (2) 在文本編輯器中打開DSP Builder授權文件,其中包含FEATURE行。 (3) 在文本編輯器中打開Quartus Ⅱ授權文件license.dat。 (4) 從DSP Builder授權文件中拷貝FEATURE行內容并粘貼到Quartus Ⅱ授權文件中。 (5) 保存Quartus Ⅱ授權文件。 更新后的Quartus Ⅱ授權文件如圖6.4所示。 方法二:在Quartus Ⅱ軟件中指定DSP Builder授權文件,其操作步驟如下: (1) 將DSP Builder的授權文件以一個不同的文件名單獨保存,如dsp_builder_license.dat。 (2) 啟動Quartus Ⅱ軟件。 (3) 選擇Tools→License Setup命令,彈出Options對話框的License Setup頁面。 (4) 在License File欄中,在已經存在的Quartus Ⅱ授權文件后面加一個分號“;”,在分號后面輸入DSP Builder授權文件所在的目錄及文件名。 (5) 點擊0K按鈕保存設置。 2. 授權有效性檢查 安裝好DSP Builder授權文件以后,可以在Matlab軟件中驗證授權的功能是否有效。 1) 單機版授權 在Matlab命令窗口輸入下面的命令: dos(`lmutil lmdiag C4D5_5l2A`) 如果授權文件安裝正確,則該命令產生的DsP Builder授權狀態輸出如圖6.5所示。 2) 網絡版授權 如果在授權文件中存在SERVER,在Matlab命令窗口輸入下面的命令: dos(`lmutil lmstat-a`) 如果網絡版授權文件安裝正確,則該命令產生的DSP Buildel授權狀態輸出如圖6.6所示。 6.2 嵌入式DSP設計流程 為使信號處理設計者直接領悟可編程邏輯的優點,無需學習新的設計流程或編程語言, Altera提出了一套新穎的設計流程。 6.2.1 DSP設計流程 Altera DSP設計流程提供了系統級綜合,并且為DSP系統的軟、硬件分離設計提供了靈活性。另外,Altera支持基于硬件描述語言(HDL)和基于C/C++的設計流程。Altera的整套開發工具提供了完整的設計平臺,包括DSP Buildel、SOPC Builder和Quartus Ⅱ軟件,允許用戶在系統設計中提高性能,并獲得軟、硬件綜合設計的靈活性。圖6.7給出了Altera DSP設計的總體流程圖。 6.2.2 DSP Builder設計流程 DSP設計者可以使用DSP Builder和Quartus Ⅱ軟件單獨進行硬件設計。DSP Builder提供了一個無縫鏈接的設計流程,允許設計者在Matlab軟件中完成算法設計,在Simulink軟件中完成系統集成,然后通過SignalCompiler模塊生成在Quartus Ⅱ軟件中可以使用的硬件描述語言文件。使用DSP Builder工具,設計者可以生成寄存器傳輸級(RTL)設計,并且在Simulink中自動生成RTL測試文件。這些文件是已經被優化的預驗證RTL輸出文件,可以直接用于Altera Quartus Ⅱ軟件中進行時序仿真比較。這種開發流程對于沒有豐富可編程邏輯設計軟件開發經驗的設計者來說非常直觀、易學。 DSP Builder具備一個友好的開發環境,它可以通過幫助設計帥創建一個DSP設計的硬件表示來縮短DSP開發的周期。現有的Matlab功能和Simulink塊與Altera的DSP Builder塊和Altera的知識產權(IP)MegaCore功能塊組合在一起,從而把系統級的設計和DSP算法的實現連接在一起。DSP Builder允許系統、算法和硬件設計共享一個通用的開發平臺。 在DSP Builder中,設計者可以使用DSP Builder中的塊來為Simulink中的系統模型創建一個硬件。DSP Builder中包含了按位和按周期精確的Simulink塊,這些塊覆蓋了最基本的操作,例如運算和存儲功能。通過使用MageCore功能,復雜的功能也可以被集成進來。MegaCore功能支持Altera的IP評估特性,用戶在購買授權之前可以進行功能和時序上的驗證。 (1) OpenCore使工程師能夠不用任何花費在Quartus Ⅱ軟件中測試IP核,但不能生成器件的編程文件,從而無法在硬件上測試IP核。 (2) OpenCore Plus是增強的OpenCore,可以支持免費在硬件上對IP進行評估。這個特性允許用戶為包含了Altera MageCore功能的設計產生一個有時間限制的編程文件。通過這個文件,設計者可以在購買授權許可之前就在板級對MegaCore功能進行驗證。 DSP Builder的SignalCompiler塊讀入Simulink模型文件(.mdl),該模型文件是用DSP Builder和MegaCore塊生成的,然后生成VHDI文件和Tcl腳本文件,用于綜合、硬件的實現以及仿真。 圖6.8所示為DSP Builder的設計流程。 6.3 DSP Builder設計過程 本節利用DSP Builder軟件提供的一個幅度調制設計實例來說明DSP Builder設計過程。該設計實例文件在\DesignExamples\GettingStarted\SinMdl文件夾中,設計中包括正弦波發生器模塊、積分乘法器模塊和延時單元,每個模塊都是參數可變的。 6.3.1 創建Simulink設計模型 1. 創建新模型 創建新模型的步驟如下: (1) 啟動Matlab軟件。 (2) 點擊Matlab工具條上的Simulink快捷按鈕,或在Matlab命令窗口輸入Simulink命令,打開Simulink Library Browser界面,如圖6.2所示。 (3) 選擇File→New→Model命令,建立一個新的模型文件。 (4) 選擇File→Save命令,保存文件到指定文件夾中,在文件名欄中輸入Singen.mdl。 2.加入SignalCompiler模塊 (1) 在Simulink Library Browser界面中,打開Altera DSP Builder文件夾。 (2) 在Altera DSP Builder文件夾中選擇AltLab庫。 (3) 拖動SignalCompiler模塊到新建的模型文件中。 (4) 用鼠標左鍵雙擊SignalCompiler模塊,在彈出的對話框中點擊Analyze按鈕,彈出Signal Compiler Version 2.1.3對話框,如圖6.9所示。 (5) 在Signal Compiler Version 2.1.3對話框中選擇目標器件類型;指定綜合工具,可選LeonardoSpectrum、Synplify或Quartus Ⅱ;選擇優化條件,可選Speed或Area。 (6) 點擊OK按鈕。 (7) 選擇File→Save命令保存文件。 3.為SignalCompiler指定綜合軟件路徑信息 在設計模型文件中加入SignalCompiler模塊以后,需要指定綜合工具軟件,如LeonardoSpectrum、Synplify或Quartus Ⅱ。默認情況下,SignalCompiler在執行綜合過程中從PC機的注冊表中查找指定綜合軟件所在的安裝路徑。如果綜合過程中SignalCompiler找不到綜合軟件所在的路徑,在Message欄中將提示綜合失敗。 DSP Builder 2.0以上版本允許用戶為SignalCompiler指定綜合工具路徑。在\Altlib文件夾中包含一個XML配置文件edaconfig.xml,其中包含SignalCompiler綜合工具的路徑信息。通過文本編輯器或任何XML編輯器可以修改這個配置文件。 XML配置文件中每個EDA工具有三種配置信息: ?</GetPathFromRegistry> ?<安裝路徑></ForcedPath> ?<版本號></ToolVersion> 其中部分可設置為on或off。默認為on,表示SignalCompiler從注冊表文件中讀取路徑。當設為off時,SignalCompiler讀取部分所指定的路徑。 edaconfig.xml配置文件的內容如圖6.10所示。 圖6.10 edaconfig.xml配置文件 4.加入正弦波產生模塊 (1) 在SimulinkLibraryBrowser界面點擊Simulink中的Sources庫,從中找到SineWave模塊。 (2) 將Sine Wave模塊拖動到Singen.mdl文件中。 (3) 在Sine Wave模塊上雙擊鼠標左鍵,彈出模塊屬性對話框,如圖6.11所示。 (4) 設置正弦波模塊參數,點擊OK確定。 5.加入總線端口模塊AitBus (1) 在Altera DSP Builder文件夾中選擇Bus Manipulation庫。 (2) 從庫中選擇AltBus模塊,拖動到Singen.mdl文件中。 (3) 點擊AltBus模塊下面的文本,將AltBus改為Sinln。 (4) 雙擊SinIn模塊,彈出模塊參數對話框,如圖6.12所示,在該對話框中可以設置6位整型輸入總線。 (5) 設置模塊參數,點擊OK按鈕確定。 圖6.12 模塊參數對話框 6.加入延時模塊 (1) 在Altera DSP Builder文件夾中選擇Storage庫。 (2) 選擇Delay模塊,拖動到Singen.mdl文件中。 (3) 雙擊Delay模塊,在彈出的模塊參數對話框中指定延時深度,如圖6.13所示。 (4) 點擊OK按鈕確認。 7.加入正弦波延時輸出總線模塊 (1) 在Altera DSP Builder文件夾中選擇BusManipulation庫。 (2) 選擇AltBus模塊,將其拖動到Singen.mdl文件中。 (3) 修改AltBus模塊的名稱為SinDelay。 (4) 雙擊SinDelay模塊,在模塊參數對話框中選擇Node Type為Output Port。 (5) 選擇[number of bits]為16位,并點擊OK按鈕確定。 8.加入多路復用MUX模塊 (1) 在Simulink Library Browser界面中選擇Simulink下面的Signal Routing庫。 (2) 選擇Mux模塊,將其拖動到Singen.mdl文件中。 (3) 雙擊Mux模塊,設置模塊參數,如圖6.14所示。 (4) 點擊OK按鈕確定。 圖6.14 加入Mux模塊并設置其參數 9.加入隨機數模塊 (1) 在Simulink Library Browser界面中選擇Simulink下面的Sources庫。 (2) 選擇Random Number模塊,將其拖動到Singen.mdl文件中。 (3) 雙擊Random Number模塊,設置模塊參數,如圖6.15所示,并點擊OK確定。 圖6.15 設置隨機數模塊參數 10.加入噪聲總線模塊 (1) 在Altera DSP Builder文件夾中選擇Bus Manipulation庫。 (2) 選擇AltBus模塊,將其拖動到Singen.mdl文件中。 (3) 修改AltBus模塊的名稱為Noise。 (4) 雙擊Noise模塊,在模塊參數對話框中選擇Bus TVpe為Single Bit。 (5) 選擇[number of bits]為l位,并點擊OK按鈕確定。 11.加入BusBuild總線模塊 (1) 在Altera DSP Builder文件夾中選擇Bus Manipulation庫。 (2) 選擇BusBuild模塊,將其拖動到Singen.mdl文件中。 (3) 雙擊BusBuild模塊,設置模塊參數,如圖6.16所示,點擊OK按鈕確定。 圖6.16 BusBuild總線模塊參數設置 12.加入GND模塊 (1) 在Altera DSP Builder文件夾中選擇BusManipulation庫。 (2) 選擇GND模塊,將其拖動到Singen.mdl文件中。 13.加入乘法器(Product)模塊 (1) 在Altera DSP Builder文件夾中選擇Arithmetic庫。 (2) 選擇Product模塊,將其拖動到Singen.mdl文件中。 (3) 雙擊Product模塊,設置模塊參數,如圖6.17所示,點擊OK按鈕確定。 圖6.17 乘法器模塊參數設置 14.加入乘法器輸出總線模塊 (1) 在Altera DSP Builder文件夾中選擇Bus Manipulation庫。 (2) 選擇AltBus模塊,將其拖動到Singen.mdl文件中。 (3) 修改AltBus模塊的名稱為StreamMod。 (4) 雙擊StreamMod模塊,在模塊參數對話框中選擇Bus Xype為Signed Integer,NodeType為Output Port,[number of bits]為19位,并點擊OK按鈕確定。 15.加入示波器模塊 (1) 在Simulink Library Browser界面中選擇Simulink下面的Sinks庫。 (2) 選擇Scope模塊,將其拖動到Singen.mdl文件中。 (3) 雙擊Scope模塊,彈出Scope波形顯示對話框。 (4) 點擊參數設置快捷按鈕,在General標簽頁的Number of axes框中輸入3,即以同一時間軸同時顯示3個信號波形,如圖6.18所示,點擊OK按鈕確定。 圖6.18 示波器顯示模塊設置 16.連線 將所有模塊全部插入Singen.mdl模型文件后,按照圖6.19所示連接模塊,完成模型文件的設計。 圖6.19幅度調制設計實例的模型文件 為了在示波器顯示模塊中區分信號波形,在引入Scope模塊的信號線上雙擊鼠標左鍵,分別鍵入SinWave、Modulated BitStream和BitsStream作為信號名。 6.3.2 Simulink設計模型仿真 連接好整個設計模型以后,可以在Simulink軟件中仿真設計模型。 (1) 選擇Simulation→Simulation Parameters命令,彈出仿真參數設置對話框。 (2) 在Simulation time欄中的Stop time框中輸入0.00004(或4e-6),顯示2個信號周期(160個采樣點),其他參數采用默認設置,如圖6.20所示。 圖6.20 仿真參數設置 (3) 點擊OK按鈕退出仿真參數設置對話框。 (4) 選擇Simulation→Start命令,或按下Ctrl+T鍵啟動仿真。 (5) 雙擊模型文件中的Scope模塊,打開示波器顯示窗口。 (6) 點擊示波器顯示窗口工具條上的自動范圍按鈕,則波形顯示如圖6.2l所示。 圖6.12 Sinfen.mdl 實例仿真波形 6.3.3 完成RTL級仿真 完成Simulink軟件中的模型設計,仿真成功以后,雙擊模型設計文件中的SignalCompiler模塊,彈出Signal Compiler Version 2.1.3對話框,點擊Analyze按鈕,彈出如圖6.22所示的塒話框。 為了生成模型設計文件的RTL級仿真文件,應完成下面的步驟: (1) 在圖6.22所示的對話框中,點擊1-Convert MDL to VHDL按鈕,在Messages框中將出現以下提示信息: >Generated top level'singen.vhd'files >See'singen_DspBuilder_Report.html'report file for additional information (2) 在可選擇的標簽頁中選擇Testbench標簽頁,選中Generate Stimuli for VHDLTestbench選項,如圖6.22所示。 (3) 點擊OK按鈕確認以上操作。 (4) 在Simulink軟件中啟動仿真,Signal Compiler生成一個仿真腳本文件和一個VHDL測試臺文件,分別為Tb_SinGen.tcl和Tb_SinGen.vhd。 在ModelSim軟件中完成RTL仿真,操作步驟如下: (1) 啟動ModelSim軟件。 (2) 選擇File→Change Directiory命令,指定工作目錄。

支持(0中立(0反對(0單帖管理 | 引用 | 回復 回到頂部

返回版面帖子列表

DSP Builder系統設計








簽名
久久精品在这里_成人99免费视频_国产激情视频一区二区在线观看_国产伦精品一区二区三区免费 _亚洲午夜免费福利视频_色狠狠色狠狠综合_av在线综合网_91毛片在线观看_欧美视频一区二区在线观看_极品美女销魂一区二区三区免费_国产亚洲欧美激情_在线免费观看不卡av_日韩不卡一区二区三区_91精品国产麻豆国产自产在线_亚洲国产精品一区二区久久恐怖片_a4yy欧美一区二区三区
亚洲小说春色综合另类电影| 色视频一区二区| 欧美丰满高潮xxxx喷水动漫| 午夜精品久久久久久| 欧洲亚洲一区二区三区四区五区| 日本一区二区三区高清不卡| 电影午夜精品一区二区三区 | 国产99精品视频| 91麻豆精品国产91久久久更新时间| 久久精品国产久精国产| 欧美日韩国产一级二级| 国产精品性做久久久久久| 欧美肥妇毛茸茸| 福利91精品一区二区三区| 精品久久久久久综合日本欧美| 成人动漫一区二区在线| 久久精品男人的天堂| 国产三级精品在线不卡| 亚洲黄色录像片| 色综合天天综合| 国产最新精品免费| 欧美va亚洲va在线观看蝴蝶网| 91在线一区二区三区| 国产精品系列在线| 日韩福利视频| 美女一区二区久久| 欧美一级搡bbbb搡bbbb| 999视频在线免费观看| 国产精品国产三级国产普通话蜜臀| 黄色一区三区| 五月天亚洲精品| 91 com成人网| 成人羞羞视频免费| 亚洲第一在线综合网站| 在线电影院国产精品| 91蜜桃免费观看视频| 日韩理论在线观看| 在线精品视频小说1| 国产91精品露脸国语对白| 中文字幕第一区二区| 伊人久久婷婷色综合98网| 国产精品一二三四五| 国产精品私人影院| 色婷婷av久久久久久久| 成人黄色小视频| 亚洲另类春色校园小说| 欧美无砖专区一中文字| 99re在线精品| 亚洲成人激情综合网| 日韩欧美高清在线| 欧美精品成人一区二区在线观看| 狂野欧美性猛交blacked| 久久综合色之久久综合| 色噜噜狠狠色综合网| 高清日韩电视剧大全免费| 自拍av一区二区三区| 欧美日韩精品一区二区三区| 国产91aaa| 精品影视av免费| 亚洲国产电影在线观看| 欧美亚洲自拍偷拍| 国产精品久久久久久久久婷婷| 日韩国产欧美在线观看| 久久精品一区二区三区四区| 色综合久久综合网97色综合 | 亚洲欧洲美洲综合色网| 欧美性猛交xxxx黑人交| 成人xxxxx色| 免播放器亚洲一区| 国产精品素人视频| 欧美美女喷水视频| 欧美精品久久久| 不卡电影一区二区三区| 亚洲一区二区三区精品在线| 日韩一级片网站| 亚洲激情一区二区三区| 91传媒视频免费| 久久精品国产久精国产爱| 亚洲欧洲成人精品av97| 日韩午夜激情av| 色婷婷综合中文久久一本| 国内精品视频免费| 成人av电影在线观看| 蜜臂av日日欢夜夜爽一区| 亚洲图片你懂的| 精品国产一区二区三区四区四| 色综合天天综合狠狠| 精品福利影视| 99国产麻豆精品| 国产乱子伦一区二区三区国色天香| 一区二区国产视频| 亚洲国产成人午夜在线一区| 91麻豆精品国产91久久久 | 国产精品亚洲成人| 午夜a成v人精品| 国产精品久久久久久久蜜臀 | 国产精品欧美久久| 国产精品1区2区3区在线观看| 亚洲国产欧美日韩另类综合| 国产精品久久久久久久久免费丝袜| 日韩三级av在线播放| 欧美日韩一区二区三区四区| 日韩久久精品一区二区三区| 国产精品日韩一区二区| 懂色一区二区三区免费观看| 美腿丝袜亚洲综合| 午夜免费欧美电影| 亚洲日本成人在线观看| 久久天天做天天爱综合色| 91精品中文字幕一区二区三区| 正在播放91九色| 亚洲国产精品毛片| 欧美人与性禽动交精品| 国产经品一区二区| 91青青草免费观看| 99天天综合性| 99久久精品费精品国产一区二区 | 精品奇米国产一区二区三区| 欧美日韩一区二区三区视频| 一区二区三区av| 视频一区视频二区视频| 久久青青草原一区二区| 国产一级精品aaaaa看| 国产精品初高中精品久久| 97人摸人人澡人人人超一碰| 暴力调教一区二区三区| 粉嫩一区二区三区在线看| 国产麻豆欧美日韩一区| 国产酒店精品激情| 国产乱子伦视频一区二区三区 | 日韩wuma| 日韩av高清| 日本不卡高清视频一区| 欧美激情第一页在线观看| 国模一区二区三区私拍视频| 国产精品有限公司| 久久久久久a亚洲欧洲aⅴ| 久久偷看各类wc女厕嘘嘘偷窃| 狠狠色狠狠色综合人人| 欧美成ee人免费视频| 日韩欧美第二区在线观看| 亚洲高清视频一区二区| 欧美在线观看一区二区| 欧美男女性生活在线直播观看| 欧美日韩一区在线| 91精品国产麻豆国产自产在线 | 国内成+人亚洲| 欧美自拍资源在线| 日韩一区国产在线观看| 一区二区免费电影| 欧美色爱综合网| 精品国免费一区二区三区| 欧美激情综合在线| 亚洲啪啪综合av一区二区三区| 一区二区欧美在线观看| 日韩电影免费在线看| 国产又粗又猛又爽又黄91精品| 国产成都精品91一区二区三| 99精品视频免费在线观看| 国产精品久久久久久久小唯西川| 久久国产欧美精品| 一区二区三区偷拍| 精品视频在线免费| 久久综合久久综合九色| 一区免费观看视频| 亚洲成人激情综合网| 久久99精品久久久久久动态图 | 国产日本一区二区| 亚洲乱码国产乱码精品精的特点| 亚洲福利视频一区二区| 精品一区二区三区在线播放视频| 成人激情电影免费在线观看| 久久久久久国产精品一区 | 国产一区二区三区在线看麻豆| kk眼镜猥琐国模调教系列一区二区 | 亚洲综合av一区| 7777精品伊人久久久大香线蕉经典版下载 | 亚洲成a人片综合在线| 精品在线亚洲视频| 2020国产精品久久精品不卡| 欧美日韩亚洲免费| 在线观看91精品国产入口| 日韩久久免费av| 亚洲精品成人在线| 另类欧美日韩国产在线| 99精品欧美一区二区三区小说| 免费av一区二区三区| 欧美日韩一卡二卡三卡 | 欧美日韩最好看的视频| 欧美三片在线视频观看| 久久综合给合久久狠狠狠97色69| 亚洲色欲色欲www在线观看| 久久99精品国产.久久久久| 99国产超薄肉色丝袜交足的后果| 日韩国产高清一区| 精品美女在线观看| 五月天激情小说综合| 99久久综合狠狠综合久久| 亚洲三级一区| 国产亚洲综合性久久久影院|